![]() |
![]() |
![]() |
Вход на сайт Навигация по сайту Любить и уважать Бонус-счастливчики
|
Содержимое файла "LABA3.doc" (без форматирования) Міністерство освіти і науки України Одеський національний політехнічний університет Інститут радіоелектроніки і телекомунікацій Кафедра радіотехнічних систем Лабораторна робота 3 “Розробка принципової схеми цифрового фільтру ” Виконав студент групи РТ-000 _______________ (підпис) ____________________2009 р. Перевірив доц. каф. РТС _____________ Троянський О.В. (підпис) ____________________2009 р. Одеса 2009 Тема: Розробка принципової схеми цифрового фільтру. Робота в лабораторії 1. Принципова схема пристрою з діаграмами сигналів. Тут представляється доцільним здійснювати запис і читання у всі регістри (елементи затримки) одночасно. Момент запису-читання – безпосередньо перед вхідним стробом. 2. Вибір елементної бази пристрою на основі побудованих діаграм. Вважатимемо, що час затримки в регістрі складає 1; в ПЗП – 7; в суматорі – 2, де – затримка одного логічного елементу серії. Сумарна затримка: Т=1 +7 +2*6 =20; Враховуючи, що T = 19нс, отримаємо =0.95 нс. Цим параметрам задовольняють наступні мікросхеми ТТЛ: Р е г і с т р: К555ИР27 – регістр здвигу на 8 разрядів. Живлення: 27 мА. Тактова частота до 30 МГц. Таблиця 3.1 – Стан регістра К555ИР27 Режим Вхід Вихід С РЕ Dn Q0-Q3 Загрузка 1 Загрузка 0 С у м а т о р: К155ИМ3 – повний суматор двох 4-розрядних байтів з одиничним переносом. Таблиця 3.2 – Приклад складання чисел мікросхемою К155ИМ3 Данні на вході Сn А0А1А2А3 В0В1В2В3 0 1 2 3 Сn+1 Результат Електричні рівні Актив. рів. В Актив. рів. Н Н 0 1 НВНВ 0101 1010 ВННВ 1001 0110 ВВНН 1100 0011 В 1 0 10+9=19 Сn+S+6=12 П З У: К155РП1 – матриця пам’яті. Живлення – 180 мА. Таблиця 3.3 – Вибір режимів зчитування з пам’яті К155РП1 Режим Вхід Вихід RE Внутр запуска Зчитування данних Заборона зчитування За структурною схемою складемо принципову схему цифрового (рис. 3.1) фільтра та діаграми його роботи (рис. 3.2). Рис. 3.2 – Діаграми сигналів цифрового фільтра Висновки На базі функціональної та структурної схеми розроблена принципова схема цифрового фільтру, що еквівалентних заданому аналоговому ФНЧ. Елементна база цифрового фільтра повинна мати затримку не більше 0.95 нс. |
Посетителей: 15, из них зарегестрированных: 0, гостей: 15 Зарегистрированные пользователи: Подробно | Страница сгенерирована за 0.0668 сек. |